55问答网
所有问题
当前搜索:
74ls161
使用
74ls161
的clr和ld循环计数有什么区别
答:
74LS161
为异步清零,同步置数。这是个十进制计数器,你画状态图为0000-0001-0010-0011-0100-0101-0110-0111-1000-1001-1010-1011-1100-1101-1110-1111一共十六个状态,如果用反馈置数法,选取其中任意连续的10个状态,比如从0000-1001,那么就是指最高状态是1001,之后就得回到0000这个状态,你设置...
用
74LS161
设计8进制计数器。(要求有详细设计过程并画出电路图)_百度知 ...
答:
使用反馈预置法设计8进制计数器,8的二进制为1000,即Q2Q1Q0都为000,Q3为1,因此将Q3通过一个非门接入置位端,这样每次计数到7后被置为0,完成0-7的8进制计数。置数端D3D2D1D0设置为0。
数字电子技术逻辑电路设计题,用
74LS161
设计一个模值为7的计数器,详情...
答:
74ls161
是同步计数器,同步置数,异步清零,制作 N 进制计数器应该用置数法,而不是清零法。模数是 7 ,数值范围是 0 ~ 6 ,输出 6 时,时钟前沿已经过去,置入 0 ,正好是第 7 个脉冲归零。
74ls161
芯片电路图为什么不接15角?
答:
这个首先你得去了解
161
芯片功能;15脚为溢出位,也叫作进位位;为什么不接15脚? 那只是你看到的电路图没有连接而已;此引脚为输出,当用不上时,就不需要连接任何东西;例如,当需要计算大于16时就可以用上他了;
怎么用
74LS161
和74LS160分别设计19进制计数器(急需)
答:
一、用两片74LS160设计19进制计数器 二、用两片
74LS161
设计19进制计数器 计数是一种最简单基本的运算,计数器就是实现这种运算的逻辑电路,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能 同时兼有分频功能,计数器是由基本的计数单元和一些控制门所组成,计数单元则由...
用74161集成计数器设计9进制加计数器,要完整电路图
答:
把一个74161的Q3作为这一级的进位输出端,它就是一个八进制计数器。第一级的4个输出端(Q3,Q2,Q1,Q0)就是8,4,2,1。这个第一级的计数输入是从CLK端输入的,第二级的CLK接第一级的Q3,就构成了八进制计数器的第二级。如此类推,就构成了多位的八进制计数器电路。试用同步加法计数器
74LS161
...
数字电路问题 设计十进制计数器 急求
答:
②用基本的组合逻辑电路和触发器来实现。利用数字设计中的状态图/卡诺图等综合工具从底层门电路来搭建。③用硬件设计语言来实现。常见的数字设计语言为VHDL和Verilog 其中最快速有效的方法为利用现有的集成电路来搭建。最常见的计数器数字集成芯片为74LS160和
74LS161
。本例中就选用常见的74LS161-4位二...
74LS161
与74161 有何区别?
答:
74161是早期(60年代左右)生产的第一代数字集成电路,之后出现了改进型的74H161系列,接着是S,后来才有LS,现在更多的是HC、HCT、F等。LS意思是Low Power Schottky,即低功耗肖特基,其特点是功耗低,速度比74161更快。所以
74LS161
是74161的改进型产品,性能更好。
问两片
74LS161
芯片之间是多少进制要回答什么?
答:
16进制!就是前一片的进制数!例如,160是10进制,
161
是16进制!
74ls161
和74ls247实现十进制计数这样连出现的结果的乱码
答:
经常有人来提问,用multisim仿真出现莫名其妙的现象。有可能是multisim仿真软件的BUG,我一直在用proteus ,没有安装multisim,不能说明原因。但给一个proteus 的仿真图,就很正常。如果有条件,还需要经常画仿真图,那还是换成proteus 好些,这个软件用起来比multisim好很多。
74ls161
和74ls247,采用反馈置...
首页
<上一页
8
9
10
11
13
14
15
16
17
下一页
12
尾页
其他人还搜