求设计一个用74LS161组成的7进加法计数器。(分别用异步清零、同步置零、c置数法实现)电路图及步奏!

如题所述

1、首先找到一块74LS195芯片,将其J、K输入端连接到一起,将R、LOAD端连接高电平,将CP端连接脉冲信号,再将输出端从左到右、从上到下编号为Q0、Q1、Q2、Q3,如图所示。

2、运用上面告诉大家的公式算出i=3,所以将Q2和Q3连接与非门反馈至J、K输入端,如图所示。

3、至此,模7计数器(分频器)的设计就完成了,大家可以将计数器(分频器)的输出端连接至逻辑分析仪来观察输出端的波形,这里不再做详细说明。

扩展资料:

数字系统中,对脉冲的个数进行计数、以实现数字测量、运算和控制的数字部件,称为计数器。

计数器主要由触发器构成。若按触发器的翻转的次序来分类,可以把计数器分为同步式和异步式。在同步计数器中,当计数脉冲输入时所有触发器是同时翻转的;而在异步计数器中,各级触发器则不是同时翻转的。

若按计数过程中计数器中数字的增减来分类,可以分为加法计数器,减法计数器和可逆计数器(亦称加减计数器)。加法计数器是随着计数脉冲的不断输入而递增计数的;减法计数器是随着计数脉冲的不断输入而递减计数的;可增可减的称可逆计数器。

计数器是一种逻辑元件,在一事件发出时,可使所存储数据增加“1”或一个常数。从某种意义上说,计数器也是一个寄存器

它能“记住”送到其输入端的脉冲数目。计数器对计算机来说是很重要的,例如在控制器中要对程序中的指令地址进行计数,以便在执行完一条指令后,按新的地址转入下一条指令。计数器由一定数量的触发器和门电路组成,现在一般都采用集成电路。

参考资料来源:百度百科-计数器

温馨提示:答案为网友推荐,仅供参考
第1个回答  推荐于2017-12-15
74LS161好像没有同步置0功能。
异步清0只需计数到7时,淸0端有效即可。
同步置数是只有有效边沿到来时才置数,7进加法计数器则应是计数到6时同步置数端有效。此时其置数输入端应该接0000。
发图片经常发不上来。给你用文字描述吧。
异步清0端(CR非)=非(Q2Q1Q0)
同步置数端(LD非)=非(Q2Q1)本回答被网友采纳
第2个回答  推荐于2018-02-24
小kiss。
所谓的C置数法,就是预置数控制端取高点为。
从74LS161功能表功能表中可以知道,当清零端CR=“0”,计数器输出Q3、Q2、Q1、Q0立即为全“0”,这个时候为异步复位功能。当CR=“1”且LD=“0”时,在CP信号上升沿作用后,74LS161输出端Q3、Q2、Q1、Q0的状态分别与并行数据输入端D3,D2,D1,D0的状态一样,为同步置数功能。而只有当CR=LD=EP=ET=“1”、CP脉冲上升沿作用后,计数器加1。74LS161还有一个进位输出端CO,其逻辑关系是CO= Q0·Q1·Q2·Q3·CET。合理应用计数器的清零功能和置数功能,一片74LS161可以组成16进制以下的任意进制分频器。本回答被提问者采纳
第3个回答  2012-11-19
追问

你会做不?

追答

第4个回答  2012-12-07
为什么要构成七进制呢,噢在帮你老师做作业吧 ^_^。追问

是我的实践课题,

追答

你的【分别用异步清零、同步置零、c置数法实现】--是什么意思??
有点说不通。

相似回答