用D触发器设计一个6进制或者8进制的可逆计数器该怎样设计?求大神解答

如题所述

清零法:在数据输出知端的Q1Q2输出接一个与门,将这个与门的输出接到清零端CR。

置数法:数据输入道端D3D2D1D0接成0101,进位输出端CO非,接置数端LD非。

这两种方法都是用的40192的加计数器

二进制一个,一个脉冲触发器的状态翻转。八进制的需要三个串联。十进制的和十六进制的差不多,需要四个。十进制的需要在计数满十后,利用逻辑门将计数器清零。

扩展资料:

可逆计数器除了有复位端,还有两个计数端,一个为正计数端,一个为减计数端。

其工作情况是,初始状态,或复位端ON时,现值为0,不计数。复位端OFF,允许计数。正端从OFF到ON,正计数,计数现值加1;负端从OFF到ON,减计数,计数现值减1。

日常生产和科研中有时需要可逆计数器。例如,测量物体在水中的最终下沉深度。有时需要向上、向下反复测量几次才能完成。显然,此时的计数器应是可逆计数的。这种既能进行加法计数又能进行减法计数的计数器,称为可逆计数器。

参考资料来源:百度百科-可逆计数器

温馨提示:答案为网友推荐,仅供参考
相似回答