门电路工作原理?

如题所述

CMOS逻辑门电路是在TTL电路问世之后,所开发出的第二种广泛应用的数字集成器件。从发展趋势来看,由于制造工艺的改进,CMOS电路的性能有可能超越TTL而成为占主导地位的逻辑器件。CMOS电路的工作速度可与TTL相比较,而它的功耗和抗干扰能力则远优于TTL。此外,几乎所有的超大规模存储器件,以及PLD器件都采用CMOS工艺制造,且费用较低。
早期生产的CMOS门电路为4000系列,随后发展为4000B系列。当前与TTL兼容的CMOS器件如74HCT系列等可与TTL器件交换使用。下面首先讨论CMOS反相器,然后介绍其他CMOS逻辑门电路。
MOS管结构及主要参数:
1. 开启电压(阈值电压):使得源极S和漏极D之间开始形成导电沟道所需的栅极电压。
2. 直流输入电阻RGS:即在栅源极之间加的电压与栅极电流之比。
3. 漏源击穿电压BVDS:在VGS=0(增强型)的条件下,在增加漏源电压过程中使ID开始剧增时的VDS称为漏源击穿电压BVDS。
4. 栅源击穿电压BVGS:在增加栅源电压过程中,使栅极电流IG由零开始剧增时的VGS,称为栅源击穿电压BVGS。
5. 低频跨导gm:在VDS为某一固定数值的条件下,漏极电流的微小变化和引起这个变化的栅源电压微小变化之比称为跨导。
6. 导通电阻RON:说明了VDS对ID的影响,是漏极特性某一点切线的斜率的倒数。
7. 极间电容:三个电极之间都存在着极间电容:栅源电容CGS、栅漏电容CGD和漏源电容CDS。
8. 低频噪声系数NF:噪声性能的大小通常用噪声系数NF来表示,它的单位为分贝(dB)。
CMOS反相器由两只增强型MOSFET组成,其中一个为N沟道结构,另一个为P沟道结构。为了电路能正常工作,要求电源电压VDD大于两个管子的开启电压的绝对值之和,即VDD>(VTN+|VTP|)。
1. 工作原理:首先考虑两种极限情况:当vI处于逻辑0时,相应的电压近似为0V;而当vI处于逻辑1时,相应的电压近似为VDD。假设在两种情况下N沟道管TN为工作管,P沟道管TP为负载管。但是,由于电路是互补对称的,这种假设可以是任意的,相反的情况亦将导致相同的结果。
2. 传输特性:下图为CMOS反相器的传输特性图。图中VDD=10V,VTN=|VTP|=VT=2V。由于VDD>(VTN+|VTP|),因此,当VDD-|VTP|>vI>VTN时,TN和TP两管同时导通。考虑到电路是互补对称的,一器件可将另一器件视为它的漏极负载。还应注意到,器件在放大区(饱和区)呈现恒流特性,两器件之一可当作高阻值的负载。因此,在过渡区域,传输特性变化比较急剧。两管在VI=VDD/2处转换状态。
3. 工作速度:CMOS反相器在电容负载情况下,它的开通时间与关闭时间是相等的,这是因为电路具有互补对称的性质。下图表示当vI=0V时,TN截止,TP导通,由VDD通过TP向负载电容CL充电的情况。由于CMOS反相器中,两管的gm值均设计得较大,其导通电阻较小,充电回路的时间常数较小。类似地,亦可分析电容CL的放电过程。CMOS反相器的平均传输延迟时间约为10ns。
二、CMOS门电路
1. 与非门电路:下图是2输入端CMOS与非门电路,其中包括两个串联的N沟道增强型MOS管和两个并联的P沟道增强型MOS管。每个输入端连到一个N沟道和一个P沟道MOS管的栅极。当输入端A、B中只要有一个为低电平时,就会使与它相连的NMOS管截止,与它相连的PMOS管导通,输出为高电平;仅当A、B全为高电平时,才会使两个串联的NMOS管都导通,使两个并联的PMOS管都截止,输出为低电平。因此,这种电路具有与非的逻辑功能,即n个输入端的与非门必须有n个NMOS管串联和n个PMOS管并联。
2. 或非门电路:下图是2输入端CMOS或非门电路。其中包括两个并联的N沟道增强型MOS管和两个串联的P沟道增强型MOS管。当输入端A、B中只要有一个为高电平时,就会使与它相连的NMOS管导通,与它相连的PMOS管截止,输出为低电平;仅当A、B全为低电平时,两个并联NMOS管都截止,两个串联的PMOS管都导通,输出为高电平。因此,这种电路具有或非的逻辑功能,其逻辑表达式为显然,n个输入端的或非门必须有n个NMOS管并联和n个PMOS管并联。比较CMOS与非门和或非门可知,与非门的工作管是彼此串联的,其输出电压随管子个数的增加而增加;或非门则相反,工作管彼此并联,对输出电压不致有明显的影响。因而或非门用得较多。
3. 异或门电路:上图是CMOS异或门电路。它由一级或非门和一级与或非门组成。或非门的输出L即为输入A、B的异或。如在异或门的后面增加一级反相器就构成异或非门,由于具有的功能,因而称为同或门。异成门和同或门的逻辑符号如下图所示。
三、BiCMOS门电路
双极型CMOS或BiCMOS的特点在于,利用了双极型器件的速度快和MOSFET的功耗低两方面的优势,因而这种逻辑门电路受到用户的重视。
1. BiCMOS反相器:上图表示基本的BiCMOS反相器电路,为了清楚起见,MOSFET用符号M表示,BJT用T表示。T1和T2构成推拉式输出级。而Mp、MN、M1、M2所组成的输入级与基本的CMOS反相器很相似。输入信号vI同时作用于MP和MN的栅极。当vI为高电压时MN导通而MP截止;而当vI为低电压时,情况则相反,Mp导通,MN截止。当输出端接有同类BiCMOS门电路时,输出级能提供足够大的电流为电容性负载充电。同理,已充电的电容负载也能迅速地通过T2放电。
上述电路中T1和T2的基区存储电荷亦可通过M1和M2释放,以加快电路的开关速度。当vI为高电压时M1导通,T1基区的存储电荷迅速消散。这种作用与TTL门电路的输入级中T1类似。同理,当vI为低电压时,电源电压VDD通过MP以激励M2使M2导通,显然T2基区的存储电荷通过M2而消散。因此,门电路的开关速度可得到改善。
2. BiCMOS门电路:根据前述的CMOS门电路的结构和工作原理,同样可以用BiCMOS技术实现或非门和与非门。如果要实现或非逻辑关系,输入信号用来驱动并联的N沟道MOSFET,而P沟道MOSFET则彼此串联。正如下图所示的2输入端或非门。当A和B均为低电平时,则两个MOSFET MPA和MPB均导通,T1导通而MNA和MNB均截止,输出L为高电平。与此同时,M1通过MPA和MpB被VDD所激励,从而为T2的基区存储电荷提供一条释放通路。
另一方面,当两输入端A和B中之一为高电平时,则MpA和MpB的通路被断开,并且MNA或MNB导通,将使输出端为低电平。同时,M1A或M1B为T1的基极存储电荷提供一条释放道路。因此,只要有一个输入端接高电平,输出即为低电平。
四、CMOS传输门
MOSFET的输出特性在原
温馨提示:答案为网友推荐,仅供参考
相似回答