为什么说FPGA片内同步RAM的好处是带宽可以做得很大,可以采用流水线结构?

如题所述

所谓带宽大就是速度高。FPGA内部的块状RAM如果不拼接的话速度是可以做得很高的。那是因为所有走线都是FPGA内部资源,而且经过优化了,延时很小。但是如果是几块RAM拼接起来用,也就是需要更大的容量,那速度就会下降了,因为延时变大了。内部RAM的使用也需要地址译码的,这部分逻辑就需要由FPGA的逻辑资源产生,而RAM的速度也取决于地址数据线的延时,RAM大了这部分延时肯定打,速度就下来了。
温馨提示:答案为网友推荐,仅供参考
相似回答