数据速率的双重数据速率

如题所述

第1个回答  2016-05-27

双重数据速率(GDR,也: doublepumped)选定由于 计算机工程一个做法,与那 数据在一 数据总线与双 数据速率是转移的罐头。
相似的规程是 四倍数据速率(QDR)与四倍和 八数据速率(ODR)以八倍数据速率。 目录1技术与GDR2应用3指定4推进: DDR2和DDR35Nebenentwicklungen : GDDR2和GDDR36半新发展: QDR和QDR II 以双重数据速率连接钟频的征兆公共汽车的钟频频繁地迷惑以数据速率,即。 成为一辆处理器公共汽车与100 兆赫钟频和双数据速率作为„200兆赫公共汽车“选定。 这由那些成为 营销指定FSB200促进了。
也指定起点 个人计算机并且公共汽车率在兆赫尔后给三个数字(即。 PC-133或PC133=133兆赫)。 然而四个数字在MByte/s选定数据传输率,然后点 PC-2700在GDR SDRAM记忆模块为166兆赫认为。 计算: 166兆赫* 2 (那里GDR) * 64位(公共汽车宽度) = 21248 MBit/s/8位= 2656 MByte/s,被环绕2700 MByte/s。 那些 个人计算机因此-数据只不是有限和意味深长的到GDR技术与公共汽车和技术指定的征兆相关(与此然后公车运送清楚地固定的宽度和因素)。 DDR2并且 DDR3这个概念的推进为个人计算机主存储器是特别的,与那些而不是以双重先提取,与四倍并且/或者。 八倍先提取你在一更高计时输入/输出附近运作,缓冲使成为可能。 与DDR2从而实际存储单元仅成为以输入/输出的时钟的一半缓冲操作。 这里行销技术一方面经常被提及的四倍先提取开发从而在GDR做法(×2)另一方面和在这个时钟分片(×2) -一共四倍先提取。 与DDR3这是明显去由增加那在输入/输出缓冲的时钟之间,并且实际存储单元的时钟一个区别在高度四倍一个与GDR做法一起将存在-八倍先提取。 虽然存储单元提供存储芯片的部分清楚地大与90%,输入/输出的时钟申请以DDR2/DDR3-Speichern的脉冲规格缓冲作为正式„“。
DDR2在存储芯片成为 DDR2-SDRAM与潮流 主板使用的许多制造商和系统, DDR3在中间来了2007年在市场上。 因为它建议名字,在图地图经常阻拦的GDDR3-Speicher技术上开发在DDR2和不在DDR3。 方形字体数据速率- RAM指示一个组分,那好处 GDR SDRAM并且 双重避风港RAM团结。 它拥有分开读书并且写避风港,因此无碰撞能独立地读和被写。 然而一条共同的地址线划分的数据。 因而QDR SRAM可能同时转移到避风港以上升的和下落的侧面数据,导致变成四倍数据速率在线之下。 有QDR SRAMs的二个类型,一方面2词破裂Variante,并且4词破裂Variante。 即以读书或写入2变得象并且/或者。 读的4个词并且/或者。 写。 QDR即。 发现。 用系统总线 奔腾4用途, ODR与 AGP-公共汽车(AGP-8X)和 XDR微量.
QDR II- RAM是QDR RAM的被改进的变形与reconducted时钟出口,回声时钟,因此提及了,为同步使用。 因而合法的数据窗口加宽自己由35%决定以相同频率。 然而潜在因素长期与QDR SRAMs比较在一个半时钟附近,一共罐头更高时钟频率,并且驾驶数据速率。

相似回答
大家正在搜