55问答网
所有问题
用74161设计一个模14计数器,要求不能出现0000和1110状态
如题所述
举报该问题
其他回答
第1个回答 2014-12-17
当电路出现1101时,下个脉冲来到时,预置1111.但不知为什么,计数之后就一直是1111了。。。
第2个回答 2012-12-13
0.0?
shenma神么,清楚一点
相似回答
如何
用74161
构成
14
进制
计数器
?
答:
用74161
构成14进制
计数器,
74161是四位二进制计数器,即16进制计数器。改成14进制可用清0法,利用14即
1110
产生清0信号,用一个3输入与非门74LS10即可。用教材上的画法画的逻辑图如下。下图是仿真图,最大数是13,数码管显示的d就是13的十六进制数。验证了逻辑图是对的。
一道关于数电
74161计数器
的题,求大神,给出具体过程,谢谢
答:
此图根据电路结构判断为七进制
计数器,
采用异步置数方式。但是此电路的状态有两种,两种状态都表现出为七进制。我的分析是这样:从一开始上电,置数端和输出端都是0,然后两个工作端和清零端接高电平,表示一直工作,不用同步清零法;之后随着时钟信号计数器加
1计数
,当Q2Q1Q0都为1时,通过与非门译...
怎样
用74161设计一个
同步十进制
计数器
电路
答:
集成十进制同步加法计数器74160,74162的引脚排列图,逻辑功能示意图
与74161
,74163相同,不同的是,74160和74162是十进制同步加法
计数器,
而
74161和
74163是4位二进制(16进制)同步加法计数器.此外,74160和74162的区别是,74160采用的是异步清零方式,而74162采用的是同步清零方式. 74190是单时钟集成十进制同步可逆计数器,其引...
用74161
集成
计数器设计
9进制加
计数器,
要完整电路图
答:
利用
74161
集成
计数器
可以设计出一个9进制加计数器。首先,将74161的Q3端作为进位输出,作为八进制计数的第一级,其输出Q3-Q0分别对应8,4,2,1。计数的输入从CLK端开始,第二级计数器的CLK信号则连接到第一级的Q3,形成级联结构,从而构建一个多位的八进制计数器。为了实现百以内任意进制的计数和LED...
实验六 时序逻辑实验——移位寄存器功能测试及应用
答:
电路分析:(LED0-3)
0000
->1000->1100->
1110
->1111->0111->0011->0001->0000->…提高实验 1.给出74198实现并/串转换电路,并通过LED灯显示结果的逻辑图并分析其原理。 答:逻辑电路设计如下图所示。 原理分析: 将74198的S0端置为1,并使用一个拨码开关控制74198的
状态,
拨码...
大家正在搜
用74161设计模100计数器
用74161设计模7计数器
74161设计模10计数器
74161设计模24计数器
用74161实现模八计数器
74161设计模32计数器
74161实现模12计数器
74194实现模为12的计数器
74161模6计数器
相关问题
用74LS161设计14进制计数器,不允许出现0000和11...
用74161设计一个可变模的计数器。要求:当输入x=0时,电...
怎样用74161设计一个同步十进制计数器电路
试用74161设计一个五进制加计数器
怎样用74161设计一个模十计数器(十进制加法计数器) ,来...
求助:用CT74161设计一个12进制计数器,计数状态不是连...
用74161设计一个可变模的计数器。要求:当输入x=0时,电...