55问答网
所有问题
当前搜索:
用74ls161设计10进制计数器
74ls
160在显示9时就产生进位是什么原因呢?如何解决?
答:
74ls
160在显示9时就产生进位,芯片就是这样
设计
的。因为从数值0,1,2,3,4,5,6,7,8,9,是
10
个数,9最大。所以在9时产生进位。这样做是正确的,你也不用解决。因为进位信号连到高位一级,9时有进位信号,但下一个时钟未来时,高位是不会加1的,下一个时钟脉冲的上升沿,高位加1,同时使进位...
请描述寄存器、
计数器
,译码器以及多路数据选择器的工作原理和应用场合...
答:
1. 寄存器:寄存器是用于暂存数据的组件,它按照输入的数据在相关存储单元中保存一定位数的二
进制
代码,并可根据控制信号保持或改变其存储状态。寄存器有触发器等组成,常用于CPU、存储器等元件之间的数据交换和同步。例如:移位寄存器可以用于频率分频。2.
计数器
:计数器是可以对输入的脉冲进行计数的组件,它按照...
用74LS
90
设计
一个12进制和一个60
进制计数器
。
答:
其他回答 看功能表,先把CP2接到QA,变成模10,再用两个模10做成一个模10和一个摸6 南色森海 | 发布于2011-01-12 举报| 评论 4 5 为您推荐: 任意进制计数器
设计
二进制 进制转换
74ls161十进制计数器
设计一个60进制计数器 计数器 设计 74161任意进制计数器 二进制转十进制算法 十进制...
模100
进制计数器
答:
回答:计算机与信息技术学院综合性(
设计
性)实验报告专业:通信工程年级/班级:08级通信1班2010—2011学年第一学期一、实验目的1.掌握原理图的绘制与仿真2.熟悉
74LS161
的工作原理3.设计一个模100
进制计数器
二、实验仪器或设备装有PROTEUS软件的微机一台三、总体设计(设计原理、设计方案及流程等)1.设计原理(...
电路问题,求教!
答:
楼上的标准在害人,我就抄了几个答案,不及格
怎么用触发器获取系统时间,用于加密一些东西
答:
等等) 试用CT
74LS161
构成模小于16的N
进制计数器
5,同步二进制加/减计数器 二,同步
十进制
加法计数器 8421BCD码同步十进制加法计数器电路分析 三,集成同计数器 1,集成十进制同步加法计数器CT74LS160 (1)CT74LS160的引脚排列和逻辑功能示意图 图7.3.3 CT74LS160的引脚排列图和逻辑功能示意图 (2)CT74LS160...
要期末考试了,求数字电路和物理试题及答案
答:
学院还承担了22个本、专科专业的高等教育自学考试主考任务,目前自学考试主考物理化学、化工原理:电路、电子技术、电机学、单片机:电路分析、信号与
试用JK触发
器设计
一个同步7
进制
加法
计数器
(按自然二进制态序计数)。
答:
设计
一个基于JK触发器的同步7
进制
加法
计数器
,首先从模7计数器的初始状态出发,当Q3Q2Q1Q0从0000状态循环至0110(对应二进制的11),注意到Q2Q1的状态为11,因此我们可以利用一个2输入与非门(如
74LS10
)来实现这一状态的切换。将与非门的源门输出接到加载端,同时将D3D2D1D0接地,以确保计数的...
数字电子钟的原理?
答:
标准秒脉冲进入秒
计数器
进行六十分频后,得出分脉冲;分脉冲进入分计数器再经六十分频后得出时脉冲;时脉冲进入时计数器。时、分、秒各计数器经译码显示出来。最大显示值为23小时59分59秒,再输入一个脉冲后,显示复位成零。比如,计数器可选
74LS161
芯片、译码器可选74LS248、显示器可选LC5011-11。...
棣栭〉
<涓婁竴椤
35
36
37
38
39
40
41
42
43
44
其他人还搜