55问答网
所有问题
当前搜索:
74ls273逻辑电路图
74ls273
引脚图及功能
答:
74LS273
的作用是缓冲时钟和直接清除输入,数据独立输入到各触发器。其中1D~8D为数据输入端,1Q~8Q为数据输出端。触发器是带有记忆功能的,包含有两个稳定状态的信息存储器件,也是构成多种时序
电路
的最基本逻辑单元,也是数字逻辑电路中的单元电路。
74LS273
的作用是什么?
答:
74LS273
的作用是缓冲时钟和直接清除输入,数据独立输入到各触发器。其中1D~8D为数据输入端,1Q~8Q为数据输出端。触发器是带有记忆功能的,包含有两个稳定状态的信息存储器件,也是构成多种时序
电路
的最基本逻辑单元,也是数字逻辑电路中的单元电路。
哪位好心人告知下
74LS273
、74LS32、7447的功能引脚等详细资料
答:
74LS
32是四-2输入或门 正
逻辑
Y=A+B 7脚接地,14接电源 1+2=3,4+5=6,9+10=8,12+13=11 7447为BCD-七段译码器、驱动器 8脚接地16脚接电源 不过那个管脚排列图实在太麻烦了
跪求:《数字频率计的设计》 原理,方框图,
电路图
!
答:
从系统设计入手,在顶层进行系统方框图的划分和结构设计,在方框图一级用VHDL对电路的行为进行描述,并进行仿真和纠错,然后在系统一级进行验证,最后再用逻辑综合优化工具生成具体的门级
逻辑电路
的网表,下载到具体的CPLD器件中去,从而实现可编程的专用集成电路(ASIC)的设计。数字频率计是数字电路中的一...
延时
电路
12V,通电继电器不动作,不断输入12V电压信号,延时时间不变,总延...
答:
需要以下
电路
单元:1、上电复位电路,使电路通电时继电器不动作;2、防抖动触发器,而且要求用脉冲下降沿进行触发;3、单稳电路,以得到延迟时间;4、执行电路,用于对继电器的驱动,也可以由单稳态电路直接驱动。问题交流:1、问题补充所述的延时时间100秒,理应指继电器吸合时间,那么“最后一次触发”指...
数字频率计的设计
答:
锁存显示
电路
:当计数电路计数结束时,要把计得脉冲数锁存通过数码显示管稳定显示出来。锁存器用2片
74ls273
,时钟也是上升沿有效,当Q为下降沿时,Q’恰好是上升沿,所以用Q’作为锁存器的时钟,恰能在计数结束时把脉冲数锁存显示,电路的接线图如下:四、总电路工作原理及元器件清单 1.总原理图 2...
74LS
系列是由什么门
电路
组成的
答:
74LS260 TTL 5输入端双或非门 74LS266 TTL 2输入端四异或非门 74LS27 TTL 3输入端三或非门
74LS273
TTL 带公共时钟复位八D触发器 74LS279 TTL 四图腾柱输出S-R锁存器 74LS28 TTL 2输入端四或非门缓冲器 74LS283 TTL 4位二进制全加器 74LS290 TTL 二/五分频十进制计数器 ...
常用门
电路74
系列器件
答:
74ls273
八d触发器74ls274 4*4并行二进制乘法器74ls275 七位片式华莱士树乘法器74ls276 四jk触发器74ls278 四位可级联优先寄存器74ls279 四s-r锁存器74ls280 9位奇数/偶数奇偶发生器/较验器74ls28174ls283 4位二进制全加器74ls290 十进制计数器74ls291 32位可编程模74ls293 4位二进制计数器74ls...
电压值0-5V,输出是八位二进制,也可以显示成0-255了。问题如下。_百度知 ...
答:
其
电路图
如图3.3所示:图3.3 校时电路3.4 译码显示电路 译码电路的功能是将“秒”、“分”、“时” 计数器中每个计数器的输出状态(8421码),翻译成七段(或八段)数码管能显示十进制数所要求的电信号,然后再经数码管把相应的数字显示出来。译码器采用
74LS
248译码/驱动器。显示器采用七段共阴极数码管。显示部分是...
请问74ls48,74ls123,
74ls273
能不能用其他的芯片来代替?
答:
oc),区别是7449是OC输出,需要串电阻。74LS123 Retriggerable Monostable 可重触发单稳 74LS221 not Retriggerable Monostable 与123区别是不可重触发单稳
74LS273
可用74LS373 OCT LATCH W/3-STATE OUT三态输出锁存器代替,但要注意,使能端
逻辑
电平不同,一个“1”使能,一个“0”使能。
1
2
3
涓嬩竴椤
其他人还搜
74ls138逻辑电路图
74ls74d触发器电路图
74ls153全加器电路图
74ls153全减器电路图
74ls138全加器电路图
74ls290十进制计数器电路图
74ls138电路图
全减器逻辑电路图
逻辑电路图