55问答网
所有问题
当前搜索:
74ls16110进制加法
5、试用
74LS161
构成
十进制
计数器,要求画出线路图,并有简单的过程说明...
答:
蛮简单的,图不知道有没有上传成功。CT即EP,ET都是计数时能端,都接高电平。CP为计数输入端。LD为预置使能端,这里不用,置高电平。QA,QB,QC.QD为输出端。
十进制
即为从0-9九种状态。RD是异步清零端,就是任何时候当RD为0时,QA,QB.QC.QD回到0重新开始计数。故让计数到10的时候,QD,QC,QB...
如何利用
74LS161
完成8421bcd计数器
答:
74LS161
是四位二进制计数器,即是16进制的计数器。所谓的8421bcd计数器,就是
十进制
数器,将74LS161改成十进制计数器可以用反馈清0法和反馈置数法。见下图的两个方法,接法稍有不同。数码管你不用画,这是为 了显示仿真效果的。
计数器
74LS161
怎么转换成n
进制
数?
答:
74LS161
是一种4位二进制同步计数器,可以通过它来组成n进制计数器。其中n为需要计数的进制数,比如n=2时就是二进制计数器,n=10时就是
十进制
计数器。方法一:使用74LS161的Q0、Q1、Q2、Q3四个输出引脚进行二进制计数。通过将四个输出引脚接入适当的逻辑门电路,可以将二进制计数器转换为n进制计数...
能
用74LS161
置7做出
十进制
计数器吗
答:
可以 用0置7 由于
161
是同步置数 之后的状态是7、8、9、
10
、11、12、13、14、15、0 刚好10个状态 来张草图
利用反馈置位法和反馈抚慰法
用74LS161
构成
十进制
计数器?
答:
CT
74LS
290型二-五-
十进制
计数器的逻辑图,外引线排列图和功能表。 和是清零输入端,和是置“9“输入端 而后逐步由现状态分析下一状态(从初始状态“0000“开始),一直分析到恢复”0000“为止。可知为8421码十进制计数器 参考资料:http://eelab.sjtu.edu.cn/dg/wlkc/netpages/d22_3_2.htm ...
74LS161
是如何计数的?
答:
使用反馈预置法设计8
进制
计数器,8的二进制为1000,即Q2Q1Q0都为000,Q3为1,因此将Q3通过一个非门接入置位端,这样每次计数到7后被置为0,完成0-7的8进制计数。置数端D3D2D1D0设置为0。
使用一片四位二
进制加法
计数器
74LS161
设计一个6进制的计数器,要求计数...
答:
用一片四位二
进制加法
计数器
74LS161
设计一个6进制的计数器,采用反馈清零法,6进制,就利用6,即1010,产生一个复位信号,加到CR上即可。下图是仿真图,也是逻辑图,你不用画数码管,那是显示仿真效果的。仿真图中的引脚名与你所给的计数的引脚名,稍有区别,可以对就找到相应的引脚,按这个图画出...
用74LS161
组成十一
进制
计数器,求详细过程解答
答:
利用
74LS161
本身的控制端(完成
十进制
,在达到1001(即十进制的九)时,给第二个芯片一个脉冲使第二个芯片计数加一,同时第一片清零,这样反复,直到第二片达到0110时第二片自身清零,这样完成一次60的计数,且回到初态,两片74LS161全部清零,继续重复计数。(1)同步计数器:实现是将计数脉冲引至...
如何
用74LS161
来实现7
进制
的计数器电路图?
答:
可以用同步4位二
进制加法
计数器
74LS161
、三输入与非门
74LS10
、4511、共阴七段数码LED显示器来实现七进制的计数器。具体实现方法如下:首先要知道74LS161是4位二进制同步计数器,该计数器能同步并行预置数据,具有清零置数,计数和保持功能,具有进位输出端,可以串接计数器使用。从初始状态开始,七进制...
试利用四位二
进制加法
计数器
74LS161
附加门电路,设计一个循环计数状态为...
答:
状态转换图:0101-0110-0111-1000-1001-1010-1011-1100-0101 连接图:输入端D3D2D1D0接:0101,输出端Q3Q2经与非门后,输出接输入端LD,EP=ET=Rd=1,
<涓婁竴椤
1
2
3
4
5
6
7
8
9
10
涓嬩竴椤
灏鹃〉
其他人还搜