55问答网
所有问题
当前搜索:
74ls160哪个是高位
这题怎么做?
答:
具体可以参考74LS160的datasheet,看时序图。
左边74160是低位,右边的是高位
。;左边的74160是标准的十进制计数,初始值置0,可以从0~9循环计数,计到9时,OC端提前输出高电平,给右边74160,允许其计下一个时钟。此后,下一个时钟来,左边的归0,右边74160加1。右边的74160初始值预置为0111b,即7。
谁会这个数电的题啊,
74ls160
的
答:
假设计数器初始状态为0000(
高位
)0000(低位)CP脉冲同时进入两篇
160
的CP端,第1~18个CP依次被输入两计数器的CP端时,两片160的输出端都能保证三输入与非门G1的三个输入端都不同时为1,这样在第29个脉冲到来之前G1输出始终为高电平“1”,由于160的清零端RD为低电平有效,所以两片计数器不会产...
74ls160
去掉上电清零
答:
原理如下:假设计数器初始状态为0000(
高位
)0000(低位)CP脉冲同时进入两篇
160
的CP端,第1~18个CP依次被输入两计数器的CP端时,两片160的输出端都能保证三输入与非门G1的三个输入端都不同时为1,这样在第29个脉冲到来之前G1输出始终为高电平“1”,由于160的清零端RD为低电平有效,所以两片计...
74LS160
怎么在清零时进位
答:
你一定是这样接的:高数位的74LS160芯片的ENP、7引脚和ENT、10引脚接高电位
;高数位的74LS160芯片的时钟CP、2号引脚接低数位74LS160芯片的CP时钟控制端2引脚。哈哈,你试试这样接:高数位的74LS160芯片的ENP、7引脚和ENT、10引脚 接 低数位74LS160芯片的CP时钟控制端2引脚,高数位的74LS160芯片...
74ls160
怎么级联?
答:
74ls160
级联,74ls160有动态进位输出位15脚.将下一级的动态进位输出位15脚连到高一位的 时钟2脚.
怎么
用74ls160
构成30进制的计数器啊
答:
使用2片74160,并将第一片(
高位
)通过反馈复位法(或反馈置数法)接成3 进制计数器就可以实现你的要求。
74LS160
有无进位输出端,它是如何实现两级计数器的级联的?
答:
74LS160
有动态进位输出端(15脚),实现两级计数器的级联,将低位动态进位输出端15脚,连接到
高位
芯片的EN T(10脚)和EN P(7脚)。两芯片的时钟(2脚)并联在一起作为时钟输入。就是两级计数器连接。其它脚按功能要求连。
74ls160
芯片在9时就
高位
已经是1怎么调好
答:
1、CP(时钟)上升沿触发数据的移位,同时计数器的输出会增加1。2、若CE(使能)为低电平,则计数器被禁止,输出不变。3、若MR(复位)为低电平,则计数器被清零,输出为0000。
如何
用74LS160
设计同步六十进制计数器?
答:
用两片
74LS160
芯片设计一个同步六十进制计数器可使用同步级联、异步清零方式实现。其中个位计数为十进制形式。个位与十位计数器之间采用同步及连方式,个位计数器的进位信号连接到十位计数器的使能端EP,或ET,或EP、ET的并联,完成个位对十位计数器的进位控制。十位计数器计数到6时,Q1=Q2=1,用个2...
74ls160
的co端接什么
答:
74ls160
的co端是动态进位输出端,要是二片74ls160,co连接
高位
的74ls160的EN T 和 EN P。
1
2
3
4
5
6
7
8
9
10
涓嬩竴椤
灏鹃〉
其他人还搜
74ls160输出引脚哪个是高位
74ls160构成100进制原理图
74LS161哪个是高位
74ls160引脚图及功能
74160和74ls160
两个74ls160做100进制计数器
74ls160引脚悬空是什么电平
74ls160输出高位低位顺序
74ls161QA是高位么